Lattice半導(dǎo)體公司日前推出汽車版本非揮發(fā)性90nm基于Flash的LatticeXP2 FPGA,其特性和質(zhì)量滿足AEC-Q100標(biāo)準(zhǔn)的驗(yàn)證要求。這些產(chǎn)品命名為L(zhǎng)A (Lattice Automotive)-LatticeXP2系列,結(jié)合Lattice之前推出的四款汽車LA版本的MachXO Crossover可編程邏輯器件,ispPAC-POWR1014/A可編程電源管理器器件,ispMACH-4000Z CPLD。新的LA-LatticeXP2器件將于2008年第四季度量產(chǎn),現(xiàn)在可以為需求的汽車客戶提供標(biāo)準(zhǔn)PPAP文件。
LA-LatticeXP2 汽車FPGA系列包含了三個(gè)成員,容量從5K到17K的4輸入LUT。可在18Kbit雙端口模塊提供176Kbit片上內(nèi)置的塊RAM。對(duì)于小的片上存儲(chǔ)器,LUT還能夠小的分布式存儲(chǔ)塊。為了支持日益增加的通用DSP應(yīng)用,高達(dá)5個(gè)sysDSP塊提供硬件高性能流水線乘法器和累加器功能。器件有4個(gè)PLL,設(shè)計(jì)者可以根據(jù)設(shè)計(jì)要求分配和綜合時(shí)鐘。
由于認(rèn)識(shí)到了低功耗對(duì)于系統(tǒng)設(shè)計(jì)人員的重要性,Lattice設(shè)計(jì)的LA-LatticeXP2系列在低功耗時(shí)使用1.2V核心電壓。I/O管腳數(shù)范圍在86到358之間。靈活的I/O緩存支持最受流行的I/O標(biāo)準(zhǔn),包括LVCMOS, SSTL, HSTL以及LVDS。這些緩存通過預(yù)先設(shè)計(jì)的I/O邏輯支持,簡(jiǎn)化了DDR和源同步標(biāo)準(zhǔn)的實(shí)現(xiàn)。這一結(jié)合以400Mbps支持DDR2存儲(chǔ)器接口,750Mbps高性能ADC/DAC和高于600Mbps的7:1LVDS顯示接口。LA-LatticeXP2有ftBGA封裝以及流行的TQFP和PQFP封裝。
供貨與價(jià)格
可提供LA-LatticeXP2系列5K和8K LUT 144 TQFP和256ftBGA器件以及17K LUT 256ftBGA封裝的樣品,208-PQFP封裝將于第三季度提供。144 TQFP 封裝,LA-LatticeXP2-5起訂量為100000片時(shí),價(jià)格可低至$4.50,于2009年上半年提供。